DAC1408D650HW/C1 NXP [NXP Semiconductors], DAC1408D650HW/C1 Datasheet - Page 88

no-image

DAC1408D650HW/C1

Manufacturer Part Number
DAC1408D650HW/C1
Description
Manufacturer
NXP [NXP Semiconductors]
Datasheet
NXP Semiconductors
18. Contents
1
2
3
4
5
6
6.1
6.2
7
8
9
10
10.1
10.2
10.2.1
10.2.2
10.2.3
10.2.4
10.2.5
10.2.6
10.3
10.3.1
10.3.2
10.4
10.5
10.6
10.6.1
10.6.2
10.6.3
10.7
10.8
10.9
10.9.1
10.9.1.1
10.9.2
10.10
10.11
10.12
10.13
10.13.1
10.13.2
10.13.3
10.14
General description . . . . . . . . . . . . . . . . . . . . . . 1
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
Applications . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2
Ordering information . . . . . . . . . . . . . . . . . . . . . 2
Block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . 3
Pinning information . . . . . . . . . . . . . . . . . . . . . . 4
Limiting values. . . . . . . . . . . . . . . . . . . . . . . . . . 8
Thermal characteristics. . . . . . . . . . . . . . . . . . . 8
Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . 9
Application information. . . . . . . . . . . . . . . . . . 14
Pinning . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4
Pin description . . . . . . . . . . . . . . . . . . . . . . . . . 5
General description. . . . . . . . . . . . . . . . . . . . . 14
JESD204A receiver . . . . . . . . . . . . . . . . . . . . 15
Lane input . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
Sync & word align . . . . . . . . . . . . . . . . . . . . . . 16
K detect & word align . . . . . . . . . . . . . . . . . . . 17
Descrambler . . . . . . . . . . . . . . . . . . . . . . . . . . 18
Inter lane alignment . . . . . . . . . . . . . . . . . . . . 18
Frame assembly . . . . . . . . . . . . . . . . . . . . . . . 19
Serial interface (SPI). . . . . . . . . . . . . . . . . . . . 20
Protocol description . . . . . . . . . . . . . . . . . . . . 20
SPI timing description . . . . . . . . . . . . . . . . . . . 21
Clock inputs . . . . . . . . . . . . . . . . . . . . . . . . . . 23
FIR Filters . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Quadrature modulator and Numerically
Controlled Oscillator (NCO) . . . . . . . . . . . . . . 25
NCO in 32-bit . . . . . . . . . . . . . . . . . . . . . . . . . 25
Low-power NCO . . . . . . . . . . . . . . . . . . . . . . . 25
Minus 3dB. . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
x / (sin x) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
DAC transfer function . . . . . . . . . . . . . . . . . . . 26
Full-scale current . . . . . . . . . . . . . . . . . . . . . . 27
Regulation. . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
External regulation . . . . . . . . . . . . . . . . . . . . . 27
Full-scale current adjustment . . . . . . . . . . . . . 27
Digital offset adjustment . . . . . . . . . . . . . . . . . 28
Analog output . . . . . . . . . . . . . . . . . . . . . . . . . 29
Auxiliary DACs . . . . . . . . . . . . . . . . . . . . . . . . 30
Output configuration . . . . . . . . . . . . . . . . . . . . 31
Basic output configuration . . . . . . . . . . . . . . . 31
DC interface to an Analog Quadrature
Modulator (AQM) . . . . . . . . . . . . . . . . . . . . . . 32
AC interface to an Analog Quadrature
Modulator (AQM) . . . . . . . . . . . . . . . . . . . . . . 34
Power and grounding . . . . . . . . . . . . . . . . . . . 34
Dual 14-bit DAC, up to 650 Msps, 2 and 4 interpolating
10.15
10.15.1
10.15.2
10.15.2.1 Page 0 allocation map description . . . . . . . . . 36
10.15.2.2 Page 0 bit definition detailed description . . . . 37
10.15.2.3 Page 2 allocation map description . . . . . . . . . 42
10.15.2.4 Page 2 bit definition detailed description . . . . 44
10.15.2.5 Page 4 allocation map description . . . . . . . . . 50
10.15.2.6 Page 4 bit definition detailed description . . . . 52
10.15.2.7 Page 5 allocation map description . . . . . . . . . 61
10.15.2.8 Page 5 bit definition detailed description . . . . 63
10.15.2.9 Page 6 allocation map description . . . . . . . . . 69
10.15.2.10Page 6 bit definition detailed description . . . . 71
10.15.2.11Page 7 allocation map description . . . . . . . . . 74
10.15.2.12Page 7 bit definition detailed description . . . . 76
11
12
13
14
14.1
14.2
14.3
14.4
15
16
17
18
Please be aware that important notices concerning this document and the product(s)
described herein, have been included in section ‘Legal information’.
© NXP B.V. 2009.
For more information, please visit: http://www.nxp.com
For sales office addresses, please send an email to: salesaddresses@nxp.com
Package outline . . . . . . . . . . . . . . . . . . . . . . . . 79
Abbreviations . . . . . . . . . . . . . . . . . . . . . . . . . 80
Revision history . . . . . . . . . . . . . . . . . . . . . . . 81
Legal information . . . . . . . . . . . . . . . . . . . . . . 82
Contact information . . . . . . . . . . . . . . . . . . . . 82
Tables . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 83
Figures . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 87
Contents. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 88
Configuration interface . . . . . . . . . . . . . . . . . . 35
Register description . . . . . . . . . . . . . . . . . . . . 35
Detailed descriptions of registers . . . . . . . . . . 35
Data sheet status . . . . . . . . . . . . . . . . . . . . . . 82
Definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . 82
Disclaimers. . . . . . . . . . . . . . . . . . . . . . . . . . . 82
Trademarks . . . . . . . . . . . . . . . . . . . . . . . . . . 82
DAC1408D650
Document identifier: DAC1408D650_1
Date of release: 26 May 2009
All rights reserved.

Related parts for DAC1408D650HW/C1