LPC11A14FBD48/301, NXP Semiconductors, LPC11A14FBD48/301, Datasheet - Page 83

no-image

LPC11A14FBD48/301,

Manufacturer Part Number
LPC11A14FBD48/301,
Description
ARM Microcontrollers - MCU CortexM0 32bit 32KB
Manufacturer
NXP Semiconductors
Datasheet

Specifications of LPC11A14FBD48/301,

Rohs
yes
Core
ARM Cortex M0
Processor Series
LPC11A
Data Bus Width
32 bit
Maximum Clock Frequency
50 MHz
Program Memory Size
32 KB
Data Ram Size
8 KB
On-chip Adc
Yes
Operating Supply Voltage
2.6 V to 3.6 V
Package / Case
LQFP-48
Mounting Style
SMD/SMT
Factory Pack Quantity
250

Available stocks

Company
Part Number
Manufacturer
Quantity
Price
Part Number:
LPC11A14FBD48/301,
Manufacturer:
NXP Semiconductors
Quantity:
10 000
NXP Semiconductors
19. Contents
1
2
3
4
4.1
5
6
6.1
6.2
7
7.1
7.2
7.3
7.4
7.5
7.6
7.7
7.7.1
7.7.2
7.8
7.9
7.9.1
7.10
7.10.1
7.11
7.11.1
7.12
7.12.1
7.13
7.14
7.14.1
7.15
7.16
7.17
7.17.1
7.18
7.18.1
7.19
7.19.1
7.20
7.21
7.21.1
7.22
7.22.1
7.22.1.1
LPC11AXX
Product data sheet
General description . . . . . . . . . . . . . . . . . . . . . . 1
Features and benefits . . . . . . . . . . . . . . . . . . . . 1
Applications . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3
Ordering information . . . . . . . . . . . . . . . . . . . . . 3
Block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . 5
Pinning information . . . . . . . . . . . . . . . . . . . . . . 6
Functional description . . . . . . . . . . . . . . . . . . 23
On-chip flash program memory . . . . . . . . . . . 23
Nested Vectored Interrupt Controller (NVIC) . 24
Fast general purpose parallel I/O . . . . . . . . . . 25
SSP serial I/O controller . . . . . . . . . . . . . . . . . 26
I
Configurable analog/mixed-signal
General purpose external event
Windowed WatchDog Timer (WWDT) . . . . . . 33
Ordering options . . . . . . . . . . . . . . . . . . . . . . . . 4
Pinning . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
Pin description . . . . . . . . . . . . . . . . . . . . . . . . . 7
ARM Cortex-M0 processor . . . . . . . . . . . . . . . 23
On-chip EEPROM data memory. . . . . . . . . . . 23
On-chip SRAM . . . . . . . . . . . . . . . . . . . . . . . . 23
On-chip ROM . . . . . . . . . . . . . . . . . . . . . . . . . 23
Memory map. . . . . . . . . . . . . . . . . . . . . . . . . . 23
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Interrupt sources. . . . . . . . . . . . . . . . . . . . . . . 25
IOCON block . . . . . . . . . . . . . . . . . . . . . . . . . 25
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
USART . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
subsystems. . . . . . . . . . . . . . . . . . . . . . . . . . . 27
10-bit ADC . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
Internal voltage reference . . . . . . . . . . . . . . . . 29
Temperature sensor . . . . . . . . . . . . . . . . . . . . 30
10-bit DAC . . . . . . . . . . . . . . . . . . . . . . . . . . . 30
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
Analog comparator . . . . . . . . . . . . . . . . . . . . . 31
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
counter/timers . . . . . . . . . . . . . . . . . . . . . . . . . 33
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
System tick timer . . . . . . . . . . . . . . . . . . . . . . 33
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
Clocking and power control . . . . . . . . . . . . . . 34
Crystal and internal oscillators . . . . . . . . . . . . 34
Internal RC Oscillator (IRC) . . . . . . . . . . . . . . 35
2
C-bus serial I/O controller . . . . . . . . . . . . . . 26
All information provided in this document is subject to legal disclaimers.
Rev. 4 — 30 October 2012
7.22.1.2
7.22.1.3
7.22.2
7.22.3
7.22.4
7.22.5
7.22.6
7.22.6.1
7.22.6.2
7.23
7.23.1
7.23.2
7.23.3
7.23.4
7.23.5
7.23.6
7.23.7
7.24
8
9
9.1
9.2
9.3
10
10.1
10.2
10.3
10.4
10.5
10.6
10.7
11
12
12.1
12.2
12.3
12.4
12.5
12.6
12.7
12.8
13
14
Limiting values . . . . . . . . . . . . . . . . . . . . . . . . 40
Static characteristics . . . . . . . . . . . . . . . . . . . 42
Dynamic characteristics. . . . . . . . . . . . . . . . . 51
Characteristics of analog peripherals. . . . . . 58
Application information . . . . . . . . . . . . . . . . . 66
Package outline. . . . . . . . . . . . . . . . . . . . . . . . 71
Soldering . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 75
Crystal Oscillator (SysOsc) . . . . . . . . . . . . . . 35
Internal Low-Frequency Oscillator (LFOsc)
and Watchdog Oscillator (WDOsc) . . . . . . . . 36
Clock input . . . . . . . . . . . . . . . . . . . . . . . . . . . 36
System PLL . . . . . . . . . . . . . . . . . . . . . . . . . . 36
Clock output . . . . . . . . . . . . . . . . . . . . . . . . . . 36
Wake-up process . . . . . . . . . . . . . . . . . . . . . . 36
Power control . . . . . . . . . . . . . . . . . . . . . . . . . 36
Sleep mode . . . . . . . . . . . . . . . . . . . . . . . . . . 36
Power profiles . . . . . . . . . . . . . . . . . . . . . . . . 37
System control . . . . . . . . . . . . . . . . . . . . . . . . 37
UnderVoltage LockOut (UVLO) protection . . . 37
Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
Brown-out detection . . . . . . . . . . . . . . . . . . . . 38
Code security (Code Read Protection - CRP) 38
APB interface . . . . . . . . . . . . . . . . . . . . . . . . . 38
AHBLite . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
External interrupt inputs . . . . . . . . . . . . . . . . . 39
Emulation and debugging . . . . . . . . . . . . . . . 39
Power consumption . . . . . . . . . . . . . . . . . . . 45
Peripheral power consumption . . . . . . . . . . . 47
Electrical pin characteristics. . . . . . . . . . . . . . 47
Power supply fluctuations . . . . . . . . . . . . . . . 51
Flash/EEPROM memory . . . . . . . . . . . . . . . . 51
External clock for oscillator in slave mode . . . 52
Internal oscillators . . . . . . . . . . . . . . . . . . . . . 53
I/O pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 54
I
SSP interfaces . . . . . . . . . . . . . . . . . . . . . . . . 56
ADC usage notes. . . . . . . . . . . . . . . . . . . . . . 66
Use of ADC input trigger signals . . . . . . . . . . 66
XTAL input . . . . . . . . . . . . . . . . . . . . . . . . . . . 66
XTAL Printed Circuit Board (PCB) layout
guidelines. . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
Standard I/O pad configuration . . . . . . . . . . . 68
Reset pad configuration . . . . . . . . . . . . . . . . . 69
UVLO protection and reset timer circuit . . . . . 69
Guidelines for selecting a power supply filter
for UVLO protection . . . . . . . . . . . . . . . . . . . . 69
2
C-bus . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 54
32-bit ARM Cortex-M0 microcontroller
LPC11Axx
© NXP B.V. 2012. All rights reserved.
continued >>
83 of 84

Related parts for LPC11A14FBD48/301,