m470l1624bt0 Samsung Semiconductor, Inc., m470l1624bt0 Datasheet - Page 4

no-image

m470l1624bt0

Manufacturer Part Number
m470l1624bt0
Description
128mb Ddr Sdram Module
Manufacturer
Samsung Semiconductor, Inc.
Datasheet
M470L1624BT0
FUNCTIONAL BLOCK DIAGRAM
DQS0
DQS1
DM1
DM0
DM3
DQS2
DM2
DQS3
V
A0 - A13
BA0 - BA1
RAS
CAS
CKE0
WE
D D
V
VREF
V
V
DDSPD
/V
SS
DDID
DDQ
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
DQ7
DQ16
DQ17
DQ18
DQ19
DQ20
DQ21
DQ22
DQ24
DQ25
DQ26
DQ27
DQ28
DQ29
DQ30
DQ31
DQ23
S0
CKE: SDRAMs D0 - D3
WE: SDRAMs D0 - D3
RAS : SDRAMs D0 - D3
CAS : SDRAMs D0 - D3
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
LDQS
LDM
I/O 7
UDQS
UDM
I/O 8
I/O 9
I/O 10
I/O 11
I/O 12
I/O 13
I/O 14
I/O 15
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
LDQS
LDM
I/O 7
UDQS
UDM
I/O 8
I/O 9
I/O 10
I/O 11
I/O 12
I/O 13
I/O 14
I/O 15
A0-A13: DDR SDRAMs D0 - D3
BA0-BA1: DDR SDRAMs D0 - D3
Strap: see Note 4
S
D0
S
D1
D0 - D3
D0 - D3
D0 - D3
D0 - D3
SPD
SCL
WP
CK0/ C K0
CK1/ C K1
CK2/ C K2
Clock
Input
SA0
A0
Serial PD
DM5
DQS4
DM4
DQS5
DM7
DQS6
DM6
DQS7
Clock Wiring
SA1
A1
SA2
2 SDRAMs
2 SDRAMs
A2
SDRAMs
NC
DQ32
DQ33
DQ34
DQ35
DQ36
DQ37
DQ38
DQ39
DQ40
DQ41
DQ42
DQ43
DQ44
DQ45
DQ46
DQ47
SDA
DQ48
DQ49
DQ50
DQ51
DQ52
DQ53
DQ54
DQ55
DQ56
DQ57
DQ58
DQ58
DQ60
DQ61
DQ62
DQ63
200pin DDR SDRAM SODIMM
Notes:
1. DQ-to-I/O wiring is shown as recom-
mended but may be changed.
2. DQ/DQS/DM/CKE/CS relationships must
be maintained as shown.
3. DQ, DQS, DM/DQS resistors: 22 Ohms.
4. VDDID strap connections
(for memory device VDD, VDDQ):
STRAP OUT (OPEN): VDD = VDDQ
STRAP IN (VSS): VDD
CK
CK
LDQS
LDM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
UDM
I/O 8
I/O 9
I/O 10
I/O 11
I/O 12
I/O 13
I/O 14
I/O 15
UDQS
LDQS
LDM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
UDM
I/O 8
I/O 9
I/O 10
I/O 11
I/O 12
I/O 13
I/O 14
I/O 15
UDQS
Card
Edge
S
R=120
D2
S
D3
5%
*Clock Net Wiring
Rev. 0.2 Dec. 2001
VDDQ.
Dram1
Cap
Dram3
Cap

Related parts for m470l1624bt0