TDA19989 NXP Semiconductors, TDA19989 Datasheet - Page 47
TDA19989
Manufacturer Part Number
TDA19989
Description
150 MHz pixel rate HDMI 1.3 transmitter
Manufacturer
NXP Semiconductors
Datasheet
1.TDA19989.pdf
(47 pages)
Available stocks
Company
Part Number
Manufacturer
Quantity
Price
Company:
Part Number:
TDA19989AET/C181'5
Manufacturer:
NXP Semiconductors
Quantity:
10 000
Company:
Part Number:
TDA19989AET/C181,5
Manufacturer:
NXP Semiconductors
Quantity:
10 000
Company:
Part Number:
TDA19989AET/C181:5
Manufacturer:
NXP Semiconductors
Quantity:
10 000
Company:
Part Number:
TDA19989AET/C185'5
Manufacturer:
NXP Semiconductors
Quantity:
10 000
Company:
Part Number:
TDA19989AET/C185,5
Manufacturer:
NXP Semiconductors
Quantity:
10 000
Company:
Part Number:
TDA19989AET/C189Ј¬5
Manufacturer:
NXP
Quantity:
2 450
www.DataSheet.in
NXP Semiconductors
22. Contents
1
2
3
4
5
6
6.1
6.2
7
7.1
7.2
7.2.1
7.2.2
7.2.3
7.2.3.1
7.2.3.2
7.2.3.3
7.2.3.4
7.2.3.5
7.2.3.6
7.2.3.7
7.2.3.8
7.2.4
7.2.4.1
7.2.4.2
7.3
7.4
7.5
7.6
7.7
7.8
7.8.1
7.8.2
7.8.3
7.9
7.10
7.10.1
7.10.2
7.11
General description . . . . . . . . . . . . . . . . . . . . . . 1
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2
Applications . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3
Ordering information . . . . . . . . . . . . . . . . . . . . . 3
Block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . 4
Pinning information . . . . . . . . . . . . . . . . . . . . . . 5
Functional description . . . . . . . . . . . . . . . . . . . 7
Video input formatter . . . . . . . . . . . . . . . . . . . . 8
RGB 4 : 4 : 4 external synchronization
(rising edge) . . . . . . . . . . . . . . . . . . . . . . . . . . 13
YCbCr 4 : 4 : 4 external synchronization
(rising edge) . . . . . . . . . . . . . . . . . . . . . . . . . . 13
YCbCr 4 : 2 : 2 ITU656-like external
synchronization (rising edge) . . . . . . . . . . . . . 14
YCbCr 4 : 2 : 2 ITU656-like external
synchronization (double edge) . . . . . . . . . . . . 15
YCbCr 4 : 2 : 2 ITU656-like embedded
synchronization (rising edge) . . . . . . . . . . . . . 15
YCbCr 4 : 2 : 2 ITU656-like embedded
synchronization (double edge) . . . . . . . . . . . . 16
YCbCr 4 : 2 : 2 semi-planar external
synchronization (rising edge) . . . . . . . . . . . . . 17
YCbCr 4 : 2 : 2 semi-planar embedded
synchronization (rising edge) . . . . . . . . . . . . . 17
Timing extraction generator . . . . . . . . . . . . . . 18
I
Pinning . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5
Pin description . . . . . . . . . . . . . . . . . . . . . . . . . 5
System clock . . . . . . . . . . . . . . . . . . . . . . . . . . 7
Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
Internal assignment . . . . . . . . . . . . . . . . . . . . . 8
Input format mappings . . . . . . . . . . . . . . . . . . 12
Synchronization . . . . . . . . . . . . . . . . . . . . . . . 18
Data enable generator . . . . . . . . . . . . . . . . . . 18
Input and output video format . . . . . . . . . . . . . 18
Upsampler . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
Color space converter. . . . . . . . . . . . . . . . . . . 19
Gamut-related metadata. . . . . . . . . . . . . . . . . 19
Downsampler . . . . . . . . . . . . . . . . . . . . . . . . . 19
Audio input format . . . . . . . . . . . . . . . . . . . . . 19
S/PDIF . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
Audio port internal assignment . . . . . . . . . . . . 22
Power management . . . . . . . . . . . . . . . . . . . . 22
Interrupt controller . . . . . . . . . . . . . . . . . . . . . 23
Hot plug/unplug detect . . . . . . . . . . . . . . . . . . 23
Receiver sensitivity . . . . . . . . . . . . . . . . . . . . . 23
HDCP processing . . . . . . . . . . . . . . . . . . . . . . 25
2
S-bus . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
7.11.1
7.11.1.1
7.11.1.2
7.12
7.12.1
7.12.2
7.12.3
7.12.4
7.12.5
7.13
7.13.1
7.13.1.1
7.13.2
7.13.3
7.14
7.14.1
7.14.2
8
8.1
8.2
8.3
8.4
9
9.1
9.2
10
11
12
13
14
14.1
15
16
17
18
18.1
18.2
18.3
18.4
18.5
19
20
21
22
Please be aware that important notices concerning this document and the product(s)
described herein, have been included in section ‘Legal information’.
© NXP B.V. 2010.
For more information, please visit: http://www.nxp.com
For sales office addresses, please send an email to: salesaddresses@nxp.com
HDMI 1.3 transmitter with HDCP and CEC support
I
Input format . . . . . . . . . . . . . . . . . . . . . . . . . . . 30
Limiting values . . . . . . . . . . . . . . . . . . . . . . . . 34
Thermal characteristics . . . . . . . . . . . . . . . . . 34
Static characteristics . . . . . . . . . . . . . . . . . . . 35
Dynamic characteristics. . . . . . . . . . . . . . . . . 37
Application information . . . . . . . . . . . . . . . . . 39
Package outline. . . . . . . . . . . . . . . . . . . . . . . . 40
Abbreviations . . . . . . . . . . . . . . . . . . . . . . . . . 41
Revision history . . . . . . . . . . . . . . . . . . . . . . . 42
Legal information . . . . . . . . . . . . . . . . . . . . . . 43
Contact information . . . . . . . . . . . . . . . . . . . . 44
Tables . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 45
Figures . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 46
Contents. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 47
2
C-bus interface and register definitions. . . 29
High-bandwidth digital content protection . . . 25
Repeater function. . . . . . . . . . . . . . . . . . . . . . 25
SHA-1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
CEC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
Features. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
Clock . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
CEC interrupt . . . . . . . . . . . . . . . . . . . . . . . . . 26
Power-On Reset (POR) . . . . . . . . . . . . . . . . . 27
Repeater function. . . . . . . . . . . . . . . . . . . . . . 27
HDMI core . . . . . . . . . . . . . . . . . . . . . . . . . . . 27
Output TMDS buffers . . . . . . . . . . . . . . . . . . . 27
Digitally controlled signal amplitude . . . . . . . . 27
Pixel repetition . . . . . . . . . . . . . . . . . . . . . . . . 27
DDC-bus channel. . . . . . . . . . . . . . . . . . . . . . 27
E-EDID. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
E-EDID reading . . . . . . . . . . . . . . . . . . . . . . . 28
HDMI and DVI receiver discrimination . . . . . . 28
I
Memory page management . . . . . . . . . . . . . . 29
ID version. . . . . . . . . . . . . . . . . . . . . . . . . . . . 30
Clock stretching . . . . . . . . . . . . . . . . . . . . . . . 30
Timing parameters for video supported . . . . . 31
Timing parameters for PC standards
supported . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
Transmitter connection with external world . . 39
Data sheet status . . . . . . . . . . . . . . . . . . . . . . 43
Definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . 43
Disclaimers . . . . . . . . . . . . . . . . . . . . . . . . . . 43
Licenses. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
Trademarks . . . . . . . . . . . . . . . . . . . . . . . . . . 44
2
C-bus protocol . . . . . . . . . . . . . . . . . . . . . . . 29
TDA19989
Date of release: 15 February 2010
Document identifier: TDA19989_1
All rights reserved.