NCN6004AFTBR2G ON Semiconductor, NCN6004AFTBR2G Datasheet - Page 4

no-image

NCN6004AFTBR2G

Manufacturer Part Number
NCN6004AFTBR2G
Description
IC INTERFACE SAM/SIM DUAL 48TQFP
Manufacturer
ON Semiconductor
Datasheet

Specifications of NCN6004AFTBR2G

Applications
PC's, PDA's
Interface
Microcontroller
Voltage - Supply
1.8 V ~ 5.5 V
Package / Case
48-TFQFP Exposed Pad
Mounting Type
Surface Mount
Lead Free Status / RoHS Status
Lead free / RoHS Compliant
Other names
NCN6004AFTBR2GOS
NCN6004AFTBR2GOS
NCN6004AFTBR2GOSTR

Available stocks

Company
Part Number
Manufacturer
Quantity
Price
Part Number:
NCN6004AFTBR2G
Manufacturer:
ON
Quantity:
1 944
Part Number:
NCN6004AFTBR2G
Manufacturer:
ON
Quantity:
2 524
Part Number:
NCN6004AFTBR2G
Manufacturer:
ON Semiconductor
Quantity:
10 000
Part Number:
NCN6004AFTBR2G
Manufacturer:
ON/安森美
Quantity:
20 000
Á Á Á
Á Á Á
Á Á Á
Á Á Á
Á Á Á
Á Á Á
Á Á Á
Á Á Á
Á Á Á
Á Á Á
Á Á Á
Á Á Á
Á Á Á
PIN DESCRIPTION
Pin
1
2
3
4
5
6
7
8
9
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
Á Á Á Á Á
CARD_SEL
PWR_ON
Symbol
I/O_A
PGM
CS
A0
A1
A2
A3
Á Á Á Á Á Á
Á Á Á Á Á Á
Á Á Á Á Á Á
Á Á Á Á Á Á
Á Á Á Á Á Á
Á Á Á Á Á Á
Á Á Á Á Á Á
Á Á Á Á Á Á
Á Á Á Á Á Á
Á Á Á Á Á Á
Á Á Á Á Á Á
Á Á Á Á Á Á
Á Á Á Á Á Á
INPUT/OUTPUT
DIGITAL INPUT
DIGITAL INPUT
DIGITAL INPUT
INPUT
INPUT
INPUT
INPUT
INPUT
Type
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á Á
This pin is combined with CS, A1, A2, A3, CARD_SEL and PGM to program the chip
mode of operation, the CRD_VCC voltage value, and to read the data provided by the
internal STATUS register (Table 1).
This pin is combined with CS, A0, A2, A3, CARD_SEL and PGM to program the chip
mode of operation, the CRD_VCC voltage value, and to read the data provided by the
internal STATUS register (Table 1).
This pin is combined with CS, A0, A1, A3, CARD_SEL and PGM to program the chip
mode of operation, the CRD_VCC voltage value, and to read the data provided by the
internal STATUS register (Table 1).
This pin is combined with CS, A0, A1, A2, CARD_SEL and PGM to program the chip
mode of operation, the CRD_VCC voltage value, and to read the data provided by the
internal STATUS register (Table 1).
This pin provides logic identification of the Card #A/Card #B external smart card. The
logic signal is set up by the external microcontroller.
CARD_SEL = High → selection of the Smart Card A connected to pins 20, 21, 22, 23, 24,
29 and 30 (respectively CRD_DET_A, CRD_C8_A, CRD_C4_A, CRD_RST_A,
CRD_IO_A, CRD_VCC_A and CRD_CLK_A).
CARD_SEL = Low → selection of the Smart Card B connected to pins 41, 39, 40, 31, 38,
37, and 32 (respectively CRD_DET_B, CRD_C4_B, CRD_C8_B, CRD_CLK_B,
CRD_RST_B, CRD_IO_B, and CRD_VCC_B).
This pin is combined with CS, A0, A1, A2, A3, and CARD_SEL to program the chip mode
of operation and to read the data provided by the internal STATUS register (Figure 4 and
Table 1).
PGM = H→ the NCN6004A is under normal operation and all the data with the external
card can be exchanged using any of the Smart Card A or Smart Card B Lines
PGM = Low → the NCN6004A runs the programming mode and related parameters can
be re programmed according to a given need. In this case, the related card side logic
signals are latched in their previous states and no transaction can occurs.
The programmed states are latched upon the PGM rising slope (Figure 4).
This pin provides the Chip Select Function for the NCN6004A device.
CS = High → Pins A0, A1, A2, A3, CARD_SEL, PGM, PWR_ON, RESET_A, RESET_B,
C4_A, C4_B, C8_A, C8_B, I/O_A and I/O_B are disabled, the pre activated CRD_VCC
maintains it’s currently programmed value.
CS = Low → Pins A0, A1, A2, A3, CARD_SEL, PGM, PWR_ON, RESET_A, RESET_B,
C4_A, C4_B, C8_A, C8_B, I/O_A and I/O_B are activated, all the functions being
available.An internal pull up resistor, connected to V
external mP is in the high impedance state.
This pin activates or deactivates the DC/DC converter selected by CARD_SEL upon
positive/negative going transient.
PWR_ON = Positive going High → DC/DC Activated
PWR_ON = Negative going L → DC/DC switched Off, no power is applied to the
associated output CRD_VCC pin.
Since uncontrolled action could take place during the rise voltage of the related
CRD_VCC_x output, care must be observed to avoid a PWR_ON negative going
transient during this period of time. To avoid any logical latch up, using a minimum 1.0 ms
delay is recommended prior to power down the related DC/DC converter following a
power up command (Figure 12).
This pin carries the data transmission between an external microcontroller and the
external smart card #A.
A built−in bi−directional level translator adapts the signal flowing between the card and
the MCU. The level translator is enabled when CS = Low. Since a dedicated line is used
to communicate the data between the MPU and the smart card, the user can activate the
two channels simultaneously, assuming the mP provides a pair of I/O lines.
When MUX_MODE = High, this pin provides an access to either card A or B I/O by
means of CARD_SEL selection bit. On the other hand, the internal pull up resistor is
automatically disconnected when MUX_MODE = High, avoiding a current overload on
the I/O line, regardless of the EN_RPU logic level.
This pull up resistor is under the EN_RPU control when MUX_MODE = Low.
http://onsemi.com
NCN6004A
4
Description
CC
, provides a logic bias when the

Related parts for NCN6004AFTBR2G