IS43DR16128-3DBLI ISSI, Integrated Silicon Solution Inc, IS43DR16128-3DBLI Datasheet - Page 8

no-image

IS43DR16128-3DBLI

Manufacturer Part Number
IS43DR16128-3DBLI
Description
Manufacturer
ISSI, Integrated Silicon Solution Inc
Datasheet

Specifications of IS43DR16128-3DBLI

Lead Free Status / Rohs Status
Supplier Unconfirmed

Available stocks

Company
Part Number
Manufacturer
Quantity
Price
Part Number:
IS43DR16128-3DBLI
Manufacturer:
ISSI, Integrated Silicon Solution Inc
Quantity:
10 000
IS43/46DR16128 
Truth Tables 
Operation or timing that is not specified is illegal, and after such an event, in order to guarantee proper operation, the DRAM must 
be powered down and then restarted through the specified initialization sequence before normal operation can continue. 
Command Truth Table 
Notes: 
1.
2.
3.
4.
5.
6.
7.
8.
Integrated Silicon Solution, Inc. – www.issi.com –
Rev. 00B, 3/28/2011
(Extended) Mode Register
Refresh (REF)
Self Refresh Entry
Sel Refresh Exit
Single Bank Precharge
Precharge All Banks
Bank Activate
Write
Write with Auto Precharge
Read
Read with Auto Precharge
No Operation (NOP)
Device Deselect
Power Down Entry
Power Down Exit
All DDR2 SDRAM commands are defined by states of CS#, RAS#, CAS#, WE# and CKE at the rising edge of the clock. 
Bank addresses BA0, BA1, and BA2 (BA) determine which bank is to be operated upon. For (E)MRS BA selects an (Extended) Mode Register. 
Burst reads or writes at BL=4 cannot be terminated or interrupted. See sections "Reads interrupted by a Read" and "Writes interrupted by a Write" for details. 
The Power Down Mode does not perform any refresh operations. The duration of Power Down is therefore limited by the refresh requirements 
The state of ODT does not affect the states described in this table. The ODT function is not available during Self Refresh.  
“X” means “H or L (but a defined logic level)” 
Self refresh exit is asynchronous. 
VREF must be maintained during Self Refresh operation.
Function
Previous 
Cycle
H
H
H
H
H
H
H
H
H
H
H
H
H
L
L
CKE
Current 
Cycle
H
H
H
H
H
H
H
H
H
H
H
L
X
X
L
CS#
H
H
H
H
L
L
L
L
L
L
L
L
L
L
L
L
L
L
RAS#
H
H
H
H
H
H
H
H
X
X
X
X
L
L
L
L
L
L
CAS#
X
H
H
H
H
H
X
X
H
X
H
L
L
L
L
L
L
L
WE#
H
H
H
H
H
H
H
H
H
L
X
L
L
L
L
X
X
X
BA2‐BA0
BA
BA
BA
BA
BA
BA
BA
X
X
X
X
X
X
X
X
A13‐A11
X
X
X
X
X
X
X
X
X
X
X
X
X
Row Address
Opcode
A10
X
X
X
H
H
H
X
X
X
X
L
L
L
Column 1, 2, 3, 10
Column 1, 2, 3, 10
Column 1, 2, 3, 10
Column 1, 2, 3, 10
A9‐A0
X
X
X
X
X
X
X
X
X
1, 7, 8
Notes
1, 2
1, 8
1, 2
1, 2
1, 4
1,4
1
1
1
1
8
 

Related parts for IS43DR16128-3DBLI